电子测量与仪器学报
電子測量與儀器學報
전자측량여의기학보
JOURNAL OF ELECTRONIC MEASUREMENT AND INSTRUMENT
2005年
1期
25-29
,共5页
自适应算法%滤波器%FPGA
自適應算法%濾波器%FPGA
자괄응산법%려파기%FPGA
本文采用自上而下的设计思想,用FPGA实现了自适应滤波器.自适应滤波器选择FIR滤波器结构,采用了改进的LMS算法,从而使得在同样的硬件资源下滤波的速度可提高一倍;本论文用VHDL编写代码,用MaxplusII进行编译、综合和仿真,FPGA器件选用ALTERA公司的FLEX10K系列3万门的芯片,综合结果显示,所设计的自适应滤波器使用FLEX10K30的70%的资源;对综合后的网表进行了仿真,当时钟周期取40ns时,滤波器仍能够很好地消除噪声.
本文採用自上而下的設計思想,用FPGA實現瞭自適應濾波器.自適應濾波器選擇FIR濾波器結構,採用瞭改進的LMS算法,從而使得在同樣的硬件資源下濾波的速度可提高一倍;本論文用VHDL編寫代碼,用MaxplusII進行編譯、綜閤和倣真,FPGA器件選用ALTERA公司的FLEX10K繫列3萬門的芯片,綜閤結果顯示,所設計的自適應濾波器使用FLEX10K30的70%的資源;對綜閤後的網錶進行瞭倣真,噹時鐘週期取40ns時,濾波器仍能夠很好地消除譟聲.
본문채용자상이하적설계사상,용FPGA실현료자괄응려파기.자괄응려파기선택FIR려파기결구,채용료개진적LMS산법,종이사득재동양적경건자원하려파적속도가제고일배;본논문용VHDL편사대마,용MaxplusII진행편역、종합화방진,FPGA기건선용ALTERA공사적FLEX10K계렬3만문적심편,종합결과현시,소설계적자괄응려파기사용FLEX10K30적70%적자원;대종합후적망표진행료방진,당시종주기취40ns시,려파기잉능구흔호지소제조성.