电子测量技术
電子測量技術
전자측량기술
ELECTRONIC MEASUREMENT TECHNOLOGY
2008年
11期
175-177,181
,共4页
FPGA%IOCRML系统%CPRS混沌加解密%Verilog
FPGA%IOCRML繫統%CPRS混沌加解密%Verilog
FPGA%IOCRML계통%CPRS혼돈가해밀%Verilog
分析了基于改进型单向耦合环状迭代点阵系统(IOCRML)的CPRS混沌加解密算法的原理,并在此基础上对该算法的硬件实现方法进行研究,用硬件设计语言(Verilog HDL)描述了该算法的基本过程和结构,完成了该混沌流密码的硬件加解密模块的设计.仿真后下载到FPGA,实际测量结果表明,系统的加解密速度达200 Mbps,达到了实现以太网实时视频加解密的设计要求.
分析瞭基于改進型單嚮耦閤環狀迭代點陣繫統(IOCRML)的CPRS混沌加解密算法的原理,併在此基礎上對該算法的硬件實現方法進行研究,用硬件設計語言(Verilog HDL)描述瞭該算法的基本過程和結構,完成瞭該混沌流密碼的硬件加解密模塊的設計.倣真後下載到FPGA,實際測量結果錶明,繫統的加解密速度達200 Mbps,達到瞭實現以太網實時視頻加解密的設計要求.
분석료기우개진형단향우합배상질대점진계통(IOCRML)적CPRS혼돈가해밀산법적원리,병재차기출상대해산법적경건실현방법진행연구,용경건설계어언(Verilog HDL)묘술료해산법적기본과정화결구,완성료해혼돈류밀마적경건가해밀모괴적설계.방진후하재도FPGA,실제측량결과표명,계통적가해밀속도체200 Mbps,체도료실현이태망실시시빈가해밀적설계요구.