航空计算技术
航空計算技術
항공계산기술
AERONAUTICAL COMPUTER TECHNIQUE
2010年
2期
114-116
,共3页
频率测量%CPLD%DSP
頻率測量%CPLD%DSP
빈솔측량%CPLD%DSP
介绍了以CPLD(Complex Programmable Logic Device)为核心处理芯片的频率测量系统,整个系统由信号调理电路、CPLD和DSP等构成,在CPLD中设计等精度测频模块,再由DSP进行数字滤波并将采集值送至双口RAM以供上位机读取.采用CPLD 配合DSP的设计方案,具有速度高、精度高的优点,且易于升级和扩展采集能力,具有一定的工程应用价值.
介紹瞭以CPLD(Complex Programmable Logic Device)為覈心處理芯片的頻率測量繫統,整箇繫統由信號調理電路、CPLD和DSP等構成,在CPLD中設計等精度測頻模塊,再由DSP進行數字濾波併將採集值送至雙口RAM以供上位機讀取.採用CPLD 配閤DSP的設計方案,具有速度高、精度高的優點,且易于升級和擴展採集能力,具有一定的工程應用價值.
개소료이CPLD(Complex Programmable Logic Device)위핵심처리심편적빈솔측량계통,정개계통유신호조리전로、CPLD화DSP등구성,재CPLD중설계등정도측빈모괴,재유DSP진행수자려파병장채집치송지쌍구RAM이공상위궤독취.채용CPLD 배합DSP적설계방안,구유속도고、정도고적우점,차역우승급화확전채집능력,구유일정적공정응용개치.