微电子学
微電子學
미전자학
MICROELECTRONICS
2002年
4期
308-311
,共4页
以太网%100 Base-T%锁相环%MLT3编码%双环路%时钟数据恢复电路%收发器
以太網%100 Base-T%鎖相環%MLT3編碼%雙環路%時鐘數據恢複電路%收髮器
이태망%100 Base-T%쇄상배%MLT3편마%쌍배로%시종수거회복전로%수발기
设计了一个用于10 Mb/s和100 Mb/s 以太网的时钟数据恢复电路,采用双环路结构,增加了系统的稳定性.电路各组成部分的设计进一步增强了锁相环工作的稳定性.电路行为级仿真采用Mentor的ADMS,电路级设计采用Chartered 0.25 μm CMOS工艺.
設計瞭一箇用于10 Mb/s和100 Mb/s 以太網的時鐘數據恢複電路,採用雙環路結構,增加瞭繫統的穩定性.電路各組成部分的設計進一步增彊瞭鎖相環工作的穩定性.電路行為級倣真採用Mentor的ADMS,電路級設計採用Chartered 0.25 μm CMOS工藝.
설계료일개용우10 Mb/s화100 Mb/s 이태망적시종수거회복전로,채용쌍배로결구,증가료계통적은정성.전로각조성부분적설계진일보증강료쇄상배공작적은정성.전로행위급방진채용Mentor적ADMS,전로급설계채용Chartered 0.25 μm CMOS공예.