南开大学学报(自然科学版)
南開大學學報(自然科學版)
남개대학학보(자연과학판)
ACTA SCIENTIARUM NATURALIUM UNIVERSITATIS NANKAIENSIS(NATURAL SCIENCE EDITION)
2005年
1期
60-64
,共5页
金学哲%金明吉%岂飞涛%秦世才
金學哲%金明吉%豈飛濤%秦世纔
금학철%금명길%기비도%진세재
正交输出直接数字频率合成器(QDDS)%CORDIC算法%相位-幅度变换器FPGA
正交輸齣直接數字頻率閤成器(QDDS)%CORDIC算法%相位-幅度變換器FPGA
정교수출직접수자빈솔합성기(QDDS)%CORDIC산법%상위-폭도변환기FPGA
设计了一种基于CORDIC算法的正交输出直接数学频率合成器(QDDS),并在ALTERA FLEX10K系列FPGA上予以实现.该结构包括流水线32位相位累加器和16位CORDIC旋转器.系统的时钟频率20MHz,频率切换器时为一个时钟,建立时间为20个时钟,频率为0.004 656 Hz,输出信号的频率为DC到8M Hz.
設計瞭一種基于CORDIC算法的正交輸齣直接數學頻率閤成器(QDDS),併在ALTERA FLEX10K繫列FPGA上予以實現.該結構包括流水線32位相位纍加器和16位CORDIC鏇轉器.繫統的時鐘頻率20MHz,頻率切換器時為一箇時鐘,建立時間為20箇時鐘,頻率為0.004 656 Hz,輸齣信號的頻率為DC到8M Hz.
설계료일충기우CORDIC산법적정교수출직접수학빈솔합성기(QDDS),병재ALTERA FLEX10K계렬FPGA상여이실현.해결구포괄류수선32위상위루가기화16위CORDIC선전기.계통적시종빈솔20MHz,빈솔절환기시위일개시종,건립시간위20개시종,빈솔위0.004 656 Hz,수출신호적빈솔위DC도8M Hz.