武汉大学学报(理学版)
武漢大學學報(理學版)
무한대학학보(이학판)
JOURNAL OF WUHAN UNIVERSITY(NATURAL SCIENCE EDITION)
2007年
5期
617-621
,共5页
王力纬%曹阳%朱小虎%李晓辉
王力緯%曹暘%硃小虎%李曉輝
왕력위%조양%주소호%리효휘
存储器控制器%先进微控制器总线结构%知识产权核%多端口存储器控制器
存儲器控製器%先進微控製器總線結構%知識產權覈%多耑口存儲器控製器
존저기공제기%선진미공제기총선결구%지식산권핵%다단구존저기공제기
提出了一种通用的多端口存储器控制器的设计与实现方案,该方案采用AMBA(advanced microcontroller bus architecture)总线,最多可支持6个AHB(advanced high-performance bus)主设备同时访问存储器;支持包括SRAM、ROM、NOR-FLASH、SDR-SDRAM、DDR-SDRAM在内的多种存储器;内部设计实现的仲裁器采用固定优先级和TimeOut机制相结合的仲裁策略.基于SMIC 0.13 μm CMOS工艺库,芯片面积约为230653 μm2,系统时钟为130 MHz.FPGA验证结果表明:该方案实现的存储器控制器能够充分利用存储器的带宽,提高系统的性能.
提齣瞭一種通用的多耑口存儲器控製器的設計與實現方案,該方案採用AMBA(advanced microcontroller bus architecture)總線,最多可支持6箇AHB(advanced high-performance bus)主設備同時訪問存儲器;支持包括SRAM、ROM、NOR-FLASH、SDR-SDRAM、DDR-SDRAM在內的多種存儲器;內部設計實現的仲裁器採用固定優先級和TimeOut機製相結閤的仲裁策略.基于SMIC 0.13 μm CMOS工藝庫,芯片麵積約為230653 μm2,繫統時鐘為130 MHz.FPGA驗證結果錶明:該方案實現的存儲器控製器能夠充分利用存儲器的帶寬,提高繫統的性能.
제출료일충통용적다단구존저기공제기적설계여실현방안,해방안채용AMBA(advanced microcontroller bus architecture)총선,최다가지지6개AHB(advanced high-performance bus)주설비동시방문존저기;지지포괄SRAM、ROM、NOR-FLASH、SDR-SDRAM、DDR-SDRAM재내적다충존저기;내부설계실현적중재기채용고정우선급화TimeOut궤제상결합적중재책략.기우SMIC 0.13 μm CMOS공예고,심편면적약위230653 μm2,계통시종위130 MHz.FPGA험증결과표명:해방안실현적존저기공제기능구충분이용존저기적대관,제고계통적성능.