电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2012年
4期
37-39,42
,共4页
张景伟%李若仲%肖宇%卜祥伟
張景偉%李若仲%肖宇%蔔祥偉
장경위%리약중%초우%복상위
四相单轨握手协议%FPGA%Muller C%GALS%无冒险
四相單軌握手協議%FPGA%Muller C%GALS%無冒險
사상단궤악수협의%FPGA%Muller C%GALS%무모험
在常规FPGA中设计了基于LUT的异步状态保持单元,实现了全局异步局部同步系统的接口电路、时钟暂停电路,进一步完成四相单轨握手协议.基于Quartus软件的逻辑锁定技术,采用Verilog HDL进行行为描述,构建了无冒险C单元库.在Altera Cyclone Ⅱ EP2C35F672C6器件上,完成了GALS系统的时序仿真,证明了四相单轨握手的正确性.
在常規FPGA中設計瞭基于LUT的異步狀態保持單元,實現瞭全跼異步跼部同步繫統的接口電路、時鐘暫停電路,進一步完成四相單軌握手協議.基于Quartus軟件的邏輯鎖定技術,採用Verilog HDL進行行為描述,構建瞭無冒險C單元庫.在Altera Cyclone Ⅱ EP2C35F672C6器件上,完成瞭GALS繫統的時序倣真,證明瞭四相單軌握手的正確性.
재상규FPGA중설계료기우LUT적이보상태보지단원,실현료전국이보국부동보계통적접구전로、시종잠정전로,진일보완성사상단궤악수협의.기우Quartus연건적라집쇄정기술,채용Verilog HDL진행행위묘술,구건료무모험C단원고.재Altera Cyclone Ⅱ EP2C35F672C6기건상,완성료GALS계통적시서방진,증명료사상단궤악수적정학성.