微电子学
微電子學
미전자학
MICROELECTRONICS
2009年
3期
302-305,310
,共5页
王妍%于奇%宁宁%杨谟华
王妍%于奇%寧寧%楊謨華
왕연%우기%저저%양모화
A/D转换器%Multi-bit级%增益误差校正
A/D轉換器%Multi-bit級%增益誤差校正
A/D전환기%Multi-bit급%증익오차교정
提出了一种用于流水线A/D转换器multi-bit级增益误差校正的方法及其实现方案.该方法应用改进冗余位结构,通过在其子DAC输出端引入伪随机信号测量级间增益;利用此估计值在后台进行增益误差补偿.为了验证设计,对12位流水线ADC进行系统模拟,当首级有效精度为3位,且相对增益误差为±2%时,经校正后,INL均为0.16 LSB,DNL分别为0.13 LSB和0.14LSB,SFDR和SNDR分别提高35 dB和16 dB.分析表明,该方法能有效补偿multi-bit级增益偏大或偏小的误差,进而实现增益误差校正,且不会降低ADC转换范围和增加额外的比较器.
提齣瞭一種用于流水線A/D轉換器multi-bit級增益誤差校正的方法及其實現方案.該方法應用改進冗餘位結構,通過在其子DAC輸齣耑引入偽隨機信號測量級間增益;利用此估計值在後檯進行增益誤差補償.為瞭驗證設計,對12位流水線ADC進行繫統模擬,噹首級有效精度為3位,且相對增益誤差為±2%時,經校正後,INL均為0.16 LSB,DNL分彆為0.13 LSB和0.14LSB,SFDR和SNDR分彆提高35 dB和16 dB.分析錶明,該方法能有效補償multi-bit級增益偏大或偏小的誤差,進而實現增益誤差校正,且不會降低ADC轉換範圍和增加額外的比較器.
제출료일충용우류수선A/D전환기multi-bit급증익오차교정적방법급기실현방안.해방법응용개진용여위결구,통과재기자DAC수출단인입위수궤신호측량급간증익;이용차고계치재후태진행증익오차보상.위료험증설계,대12위류수선ADC진행계통모의,당수급유효정도위3위,차상대증익오차위±2%시,경교정후,INL균위0.16 LSB,DNL분별위0.13 LSB화0.14LSB,SFDR화SNDR분별제고35 dB화16 dB.분석표명,해방법능유효보상multi-bit급증익편대혹편소적오차,진이실현증익오차교정,차불회강저ADC전환범위화증가액외적비교기.