中国科技信息
中國科技信息
중국과기신식
CHINA SCIENCE AND TECHNOLOGY INFORMATION
2012年
5期
78-79
,共2页
FPGA%VerilogHDL%A/D转换%采样控制
FPGA%VerilogHDL%A/D轉換%採樣控製
FPGA%VerilogHDL%A/D전환%채양공제
采用FPGA 器件EP1C12实现了对A/D转换芯片AD7822的实时采样控制,并将采集的数据暂存到SR AM中以备后续处理.整个设计在Quartus Ⅱ环境下,采用Verilog HDL语言描述,给出了硬件电路连接、硬件内部逻辑设计以及测试波形,可用于模拟信号的高速实时采集.
採用FPGA 器件EP1C12實現瞭對A/D轉換芯片AD7822的實時採樣控製,併將採集的數據暫存到SR AM中以備後續處理.整箇設計在Quartus Ⅱ環境下,採用Verilog HDL語言描述,給齣瞭硬件電路連接、硬件內部邏輯設計以及測試波形,可用于模擬信號的高速實時採集.
채용FPGA 기건EP1C12실현료대A/D전환심편AD7822적실시채양공제,병장채집적수거잠존도SR AM중이비후속처리.정개설계재Quartus Ⅱ배경하,채용Verilog HDL어언묘술,급출료경건전로련접、경건내부라집설계이급측시파형,가용우모의신호적고속실시채집.