电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2004年
11期
1806-1809
,共4页
兰旭光%郑南宁%梅魁志%刘跃虎
蘭旭光%鄭南寧%梅魁誌%劉躍虎
란욱광%정남저%매괴지%류약호
二维离散小波变换%VLSI%JPEG2000%图像压缩%并行阵列式结构%提升方法
二維離散小波變換%VLSI%JPEG2000%圖像壓縮%併行陣列式結構%提升方法
이유리산소파변환%VLSI%JPEG2000%도상압축%병행진렬식결구%제승방법
提出一种基于提升算法实现JPEG2000编码系统中的二维离散小波变换(Discrete Wavelet Transform)的并行阵列式的VLSI结构设计方法.利用该方法所得结构由两个行处理器,一个列处理器以及少量行缓存组成;行列处理器内部是由并行阵列式的处理单元组成;能使行和列滤波器同时进行滤波,用优化的移位加操作替代乘法操作.整个结构采用流水线的设计方法处理,在保证同样的精度下,大大减少了运算量和提高了硬件资源利用率,几乎达到100%,加快了变换速度,也减少了电路的规模.该结构对于N×N大小的图像,处理速度达到O(N2/2)个时钟周期.二维离散小波滤波器结构已经过FPGA验证,并可作为单独的IP核应用于正在开发的JPEG2000图像编解码芯片中.
提齣一種基于提升算法實現JPEG2000編碼繫統中的二維離散小波變換(Discrete Wavelet Transform)的併行陣列式的VLSI結構設計方法.利用該方法所得結構由兩箇行處理器,一箇列處理器以及少量行緩存組成;行列處理器內部是由併行陣列式的處理單元組成;能使行和列濾波器同時進行濾波,用優化的移位加操作替代乘法操作.整箇結構採用流水線的設計方法處理,在保證同樣的精度下,大大減少瞭運算量和提高瞭硬件資源利用率,幾乎達到100%,加快瞭變換速度,也減少瞭電路的規模.該結構對于N×N大小的圖像,處理速度達到O(N2/2)箇時鐘週期.二維離散小波濾波器結構已經過FPGA驗證,併可作為單獨的IP覈應用于正在開髮的JPEG2000圖像編解碼芯片中.
제출일충기우제승산법실현JPEG2000편마계통중적이유리산소파변환(Discrete Wavelet Transform)적병행진렬식적VLSI결구설계방법.이용해방법소득결구유량개행처리기,일개렬처리기이급소량행완존조성;행렬처리기내부시유병행진렬식적처리단원조성;능사행화렬려파기동시진행려파,용우화적이위가조작체대승법조작.정개결구채용류수선적설계방법처리,재보증동양적정도하,대대감소료운산량화제고료경건자원이용솔,궤호체도100%,가쾌료변환속도,야감소료전로적규모.해결구대우N×N대소적도상,처리속도체도O(N2/2)개시종주기.이유리산소파려파기결구이경과FPGA험증,병가작위단독적IP핵응용우정재개발적JPEG2000도상편해마심편중.