固体电子学研究与进展
固體電子學研究與進展
고체전자학연구여진전
RESEARCH & PROGRESS OF SOLID STATE ELECTRONICS
2012年
2期
198-202
,共5页
安超群%彭伟娣%谢晶%曾以成%金湘亮
安超群%彭偉娣%謝晶%曾以成%金湘亮
안초군%팽위제%사정%증이성%금상량
D/A转换器%电阻网络%电容网络%小面积%单调性%双极性
D/A轉換器%電阻網絡%電容網絡%小麵積%單調性%雙極性
D/A전환기%전조망락%전용망락%소면적%단조성%쌍겁성
在加速度计中,需要数模转换器( DAC)提供一个稳定的偏压来消除重力加速度,要求DAC具有高精度、单调性和小面积等特性.为了解决传统电阻型DAC存在的大面积和传统电容DAC中存在的非单调性等问题,提出了一种电容电阻混合型DAC结构,并设计了一个10位的DAC,用于提供稳定偏压.提出一种新的电容共质心的版图布局,提高了DAC的精度.该DAC在0.5μm CMOS工艺上得以验证实现,微分非线性误差(DNL)最大为0.50LSB,积分非线性误差(INL)最大为0.82 LSB,在5V和-5V的双电源供电条件下,芯片功耗为16 mW,完全满足了工程需求.
在加速度計中,需要數模轉換器( DAC)提供一箇穩定的偏壓來消除重力加速度,要求DAC具有高精度、單調性和小麵積等特性.為瞭解決傳統電阻型DAC存在的大麵積和傳統電容DAC中存在的非單調性等問題,提齣瞭一種電容電阻混閤型DAC結構,併設計瞭一箇10位的DAC,用于提供穩定偏壓.提齣一種新的電容共質心的版圖佈跼,提高瞭DAC的精度.該DAC在0.5μm CMOS工藝上得以驗證實現,微分非線性誤差(DNL)最大為0.50LSB,積分非線性誤差(INL)最大為0.82 LSB,在5V和-5V的雙電源供電條件下,芯片功耗為16 mW,完全滿足瞭工程需求.
재가속도계중,수요수모전환기( DAC)제공일개은정적편압래소제중력가속도,요구DAC구유고정도、단조성화소면적등특성.위료해결전통전조형DAC존재적대면적화전통전용DAC중존재적비단조성등문제,제출료일충전용전조혼합형DAC결구,병설계료일개10위적DAC,용우제공은정편압.제출일충신적전용공질심적판도포국,제고료DAC적정도.해DAC재0.5μm CMOS공예상득이험증실현,미분비선성오차(DNL)최대위0.50LSB,적분비선성오차(INL)최대위0.82 LSB,재5V화-5V적쌍전원공전조건하,심편공모위16 mW,완전만족료공정수구.