微电子学
微電子學
미전자학
MICROELECTRONICS
2012年
2期
159-163
,共5页
冯筱%文光俊%陈健%王耀%刘佳欣
馮篠%文光俊%陳健%王耀%劉佳訢
풍소%문광준%진건%왕요%류가흔
电源恢复电路%UHF%RFID%标签%整流效率
電源恢複電路%UHF%RFID%標籤%整流效率
전원회복전로%UHF%RFID%표첨%정류효솔
针对ISO 18000-6C标准,提出一种双电压输出稳压电路,有效降低了整体芯片功耗.基于Cadence Spectre设计仿真平台和TSMC 0.18μm CMOS混合信号工艺进行设计并流片.在-20℃~80℃温度范围内,工艺角从ff到SS变化,仿真得到整流电路的能量转换效率(PCE)为29.88%,稳压电路的温度系数为2.4×10-5/℃,电源噪声抑制比(PSRR)为91.4 dB@10 Hz和34.5 dB @10 MHz.同时对芯片进行测试,标签可以工作的最低输入射频功率为-9.5 dBm,此时整流效率可达23.1%,稳压高低两路电压输出分别稳定在1.8±0.1V和1.0±0.05 V,芯片面积约为0.166 mm2.
針對ISO 18000-6C標準,提齣一種雙電壓輸齣穩壓電路,有效降低瞭整體芯片功耗.基于Cadence Spectre設計倣真平檯和TSMC 0.18μm CMOS混閤信號工藝進行設計併流片.在-20℃~80℃溫度範圍內,工藝角從ff到SS變化,倣真得到整流電路的能量轉換效率(PCE)為29.88%,穩壓電路的溫度繫數為2.4×10-5/℃,電源譟聲抑製比(PSRR)為91.4 dB@10 Hz和34.5 dB @10 MHz.同時對芯片進行測試,標籤可以工作的最低輸入射頻功率為-9.5 dBm,此時整流效率可達23.1%,穩壓高低兩路電壓輸齣分彆穩定在1.8±0.1V和1.0±0.05 V,芯片麵積約為0.166 mm2.
침대ISO 18000-6C표준,제출일충쌍전압수출은압전로,유효강저료정체심편공모.기우Cadence Spectre설계방진평태화TSMC 0.18μm CMOS혼합신호공예진행설계병류편.재-20℃~80℃온도범위내,공예각종ff도SS변화,방진득도정류전로적능량전환효솔(PCE)위29.88%,은압전로적온도계수위2.4×10-5/℃,전원조성억제비(PSRR)위91.4 dB@10 Hz화34.5 dB @10 MHz.동시대심편진행측시,표첨가이공작적최저수입사빈공솔위-9.5 dBm,차시정류효솔가체23.1%,은압고저량로전압수출분별은정재1.8±0.1V화1.0±0.05 V,심편면적약위0.166 mm2.