仪表技术与传感器
儀錶技術與傳感器
의표기술여전감기
INSTRUMENT TECHNIQUE AND SENSOR
2005年
4期
43-45
,共3页
图像传感器%驱动电路%VHDL
圖像傳感器%驅動電路%VHDL
도상전감기%구동전로%VHDL
介绍了一种利用复杂可编程逻辑器件(CPLD)设计CMOS有源像素图像传感器驱动电路的方法.阐述了PB-1024 CMOS有源像素图像传感器的结构、原理和性能.给出了部分驱动电路的VHDL源代码描述,通过逻辑综合优化设计,实现了功能仿真和时序分析.实验表明:图像传感器工作稳定可靠,电路具有集成度高、抗干扰能力强等优点.
介紹瞭一種利用複雜可編程邏輯器件(CPLD)設計CMOS有源像素圖像傳感器驅動電路的方法.闡述瞭PB-1024 CMOS有源像素圖像傳感器的結構、原理和性能.給齣瞭部分驅動電路的VHDL源代碼描述,通過邏輯綜閤優化設計,實現瞭功能倣真和時序分析.實驗錶明:圖像傳感器工作穩定可靠,電路具有集成度高、抗榦擾能力彊等優點.
개소료일충이용복잡가편정라집기건(CPLD)설계CMOS유원상소도상전감기구동전로적방법.천술료PB-1024 CMOS유원상소도상전감기적결구、원리화성능.급출료부분구동전로적VHDL원대마묘술,통과라집종합우화설계,실현료공능방진화시서분석.실험표명:도상전감기공작은정가고,전로구유집성도고、항간우능력강등우점.