计算机辅助设计与图形学学报
計算機輔助設計與圖形學學報
계산궤보조설계여도형학학보
JOURNAL OF COMPUTER-AIDED DESIGN & COMPUTER GRAPHICS
2012年
7期
968-974
,共7页
Turbo码%最大后验概率译码器%二次置换多项式交织器%超大规模集成电路
Turbo碼%最大後驗概率譯碼器%二次置換多項式交織器%超大規模集成電路
Turbo마%최대후험개솔역마기%이차치환다항식교직기%초대규모집성전로
针对3GPP LTE标准中的Turbo码,设计了一种基于最大后验概率算法的低功耗并行译码器.根据二次置换多项式交织器的整数数学特性,分解并行处理中每个译码器的交织地址为子码块地址和块内偏移地址,提出一种高效的递归计算子码块交织地址的算法,使得并行度可以为任意值,而不仅仅限于2的幂次;并依此设计了低复杂度的实时递归计算交织器的互连结构,以避免传统实现方法中对交织地址的存储,有效地简化了Turbo译码器本征信息处理的互连网络,减小了实现面积和功耗;最后从结构级进行优化设计,进一步减少面积和功耗.实验结果表明,在40 nm的工艺下,约束工作电压为1.18V、时钟频率为282 MHz,版图实现可以达到130 Mb/s的吞吐量,且功耗仅为107 mW,每次迭代能量效率为0.107 nJ/bit.
針對3GPP LTE標準中的Turbo碼,設計瞭一種基于最大後驗概率算法的低功耗併行譯碼器.根據二次置換多項式交織器的整數數學特性,分解併行處理中每箇譯碼器的交織地阯為子碼塊地阯和塊內偏移地阯,提齣一種高效的遞歸計算子碼塊交織地阯的算法,使得併行度可以為任意值,而不僅僅限于2的冪次;併依此設計瞭低複雜度的實時遞歸計算交織器的互連結構,以避免傳統實現方法中對交織地阯的存儲,有效地簡化瞭Turbo譯碼器本徵信息處理的互連網絡,減小瞭實現麵積和功耗;最後從結構級進行優化設計,進一步減少麵積和功耗.實驗結果錶明,在40 nm的工藝下,約束工作電壓為1.18V、時鐘頻率為282 MHz,版圖實現可以達到130 Mb/s的吞吐量,且功耗僅為107 mW,每次迭代能量效率為0.107 nJ/bit.
침대3GPP LTE표준중적Turbo마,설계료일충기우최대후험개솔산법적저공모병행역마기.근거이차치환다항식교직기적정수수학특성,분해병행처리중매개역마기적교직지지위자마괴지지화괴내편이지지,제출일충고효적체귀계산자마괴교직지지적산법,사득병행도가이위임의치,이불부부한우2적멱차;병의차설계료저복잡도적실시체귀계산교직기적호련결구,이피면전통실현방법중대교직지지적존저,유효지간화료Turbo역마기본정신식처리적호련망락,감소료실현면적화공모;최후종결구급진행우화설계,진일보감소면적화공모.실험결과표명,재40 nm적공예하,약속공작전압위1.18V、시종빈솔위282 MHz,판도실현가이체도130 Mb/s적탄토량,차공모부위107 mW,매차질대능량효솔위0.107 nJ/bit.