半导体学报
半導體學報
반도체학보
CHINESE JOURNAL OF SEMICONDUCTORS
2007年
6期
967-974
,共8页
DPWM%振荡环%混合模式
DPWM%振盪環%混閤模式
DPWM%진탕배%혼합모식
介绍了一种应用于DC-DC数字控制芯片的混合型数字脉宽调制器(DPWM)设计,该DPWM结合了振荡环和计数器的设计,在Chartered 0.35μm 2P4M CMOS工艺下经过流片验证.测试结果表明,该芯片实现了950kHz的4相PWM输出,可以实现11bit(即1/2048)的精度,每相之间的相差为90°.该设计能实际应用于DC-DC数字控制芯片.
介紹瞭一種應用于DC-DC數字控製芯片的混閤型數字脈寬調製器(DPWM)設計,該DPWM結閤瞭振盪環和計數器的設計,在Chartered 0.35μm 2P4M CMOS工藝下經過流片驗證.測試結果錶明,該芯片實現瞭950kHz的4相PWM輸齣,可以實現11bit(即1/2048)的精度,每相之間的相差為90°.該設計能實際應用于DC-DC數字控製芯片.
개소료일충응용우DC-DC수자공제심편적혼합형수자맥관조제기(DPWM)설계,해DPWM결합료진탕배화계수기적설계,재Chartered 0.35μm 2P4M CMOS공예하경과류편험증.측시결과표명,해심편실현료950kHz적4상PWM수출,가이실현11bit(즉1/2048)적정도,매상지간적상차위90°.해설계능실제응용우DC-DC수자공제심편.