电子学报
電子學報
전자학보
ACTA ELECTRONICA SINICA
2005年
6期
1070-1072
,共3页
熊君君%王贞松%姚建平%石长振
熊君君%王貞鬆%姚建平%石長振
웅군군%왕정송%요건평%석장진
CS算法%实时成像处理器%FPGA%流水处理%并行处理
CS算法%實時成像處理器%FPGA%流水處理%併行處理
CS산법%실시성상처리기%FPGA%류수처리%병행처리
本文提出了一种用FPGA实现星载合成孔径雷达实时成像处理器的方法,用来实现星载SAR的CS算法(或RMA算法).该实时成像处理器由7片Xilinx公司的商业FPGA实现,其中4片作为并行的处理单元;一片为CS因子的生成单元;一片为SDRAM控制单元;一片为系统的控制单元.该系统将流水处理和并行处理相结合,从而极大的减少了处理时间.同时根据算法各运算对数据的精度要求不同,将浮点运算和定点运算结合在一块,减少了硬件开销.该系统工作在100MHz时,33秒左右能完成16k*16k星载样本点的成像,并对加拿大Radarsat的雷达原始信号进行成像处理,成像质量能达到要求.
本文提齣瞭一種用FPGA實現星載閤成孔徑雷達實時成像處理器的方法,用來實現星載SAR的CS算法(或RMA算法).該實時成像處理器由7片Xilinx公司的商業FPGA實現,其中4片作為併行的處理單元;一片為CS因子的生成單元;一片為SDRAM控製單元;一片為繫統的控製單元.該繫統將流水處理和併行處理相結閤,從而極大的減少瞭處理時間.同時根據算法各運算對數據的精度要求不同,將浮點運算和定點運算結閤在一塊,減少瞭硬件開銷.該繫統工作在100MHz時,33秒左右能完成16k*16k星載樣本點的成像,併對加拿大Radarsat的雷達原始信號進行成像處理,成像質量能達到要求.
본문제출료일충용FPGA실현성재합성공경뢰체실시성상처리기적방법,용래실현성재SAR적CS산법(혹RMA산법).해실시성상처리기유7편Xilinx공사적상업FPGA실현,기중4편작위병행적처리단원;일편위CS인자적생성단원;일편위SDRAM공제단원;일편위계통적공제단원.해계통장류수처리화병행처리상결합,종이겁대적감소료처리시간.동시근거산법각운산대수거적정도요구불동,장부점운산화정점운산결합재일괴,감소료경건개소.해계통공작재100MHz시,33초좌우능완성16k*16k성재양본점적성상,병대가나대Radarsat적뢰체원시신호진행성상처리,성상질량능체도요구.