微电子学
微電子學
미전자학
MICROELECTRONICS
2010年
4期
535-538,542
,共5页
键合线电感%压控振荡器%工艺偏差%HFSS
鍵閤線電感%壓控振盪器%工藝偏差%HFSS
건합선전감%압공진탕기%공예편차%HFSS
提出一种利用键合线电感设计VCO的方法,利用HFSS(High Frequency Structure Simulator)软件,建立电感仿真模型,在5 GHz以下与库模型相吻合.仿真结果表明,差分键合线电感受工艺偏差的影响小于15%,并提出一种减小互感的方式,使电感值在1~5 GHz范围内增加15%~175%.利用HFSS提取的等效电路,设计了一款输出频率为2~3.6 GHz的宽带压控振荡器(VCO),当工作在3.6 GHz时,1 MHz频偏处的相位噪声为-111 dBc/Hz,电流为1.5 mA.电路版图面积仅为0.1 mm2,较之采用片上电感的VCO(0.19 mm2),面积减小45%.
提齣一種利用鍵閤線電感設計VCO的方法,利用HFSS(High Frequency Structure Simulator)軟件,建立電感倣真模型,在5 GHz以下與庫模型相吻閤.倣真結果錶明,差分鍵閤線電感受工藝偏差的影響小于15%,併提齣一種減小互感的方式,使電感值在1~5 GHz範圍內增加15%~175%.利用HFSS提取的等效電路,設計瞭一款輸齣頻率為2~3.6 GHz的寬帶壓控振盪器(VCO),噹工作在3.6 GHz時,1 MHz頻偏處的相位譟聲為-111 dBc/Hz,電流為1.5 mA.電路版圖麵積僅為0.1 mm2,較之採用片上電感的VCO(0.19 mm2),麵積減小45%.
제출일충이용건합선전감설계VCO적방법,이용HFSS(High Frequency Structure Simulator)연건,건립전감방진모형,재5 GHz이하여고모형상문합.방진결과표명,차분건합선전감수공예편차적영향소우15%,병제출일충감소호감적방식,사전감치재1~5 GHz범위내증가15%~175%.이용HFSS제취적등효전로,설계료일관수출빈솔위2~3.6 GHz적관대압공진탕기(VCO),당공작재3.6 GHz시,1 MHz빈편처적상위조성위-111 dBc/Hz,전류위1.5 mA.전로판도면적부위0.1 mm2,교지채용편상전감적VCO(0.19 mm2),면적감소45%.