现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2006年
2期
141-143
,共3页
现场可编程门阵列%时钟%全局时钟选择缓冲器%电路时序
現場可編程門陣列%時鐘%全跼時鐘選擇緩遲器%電路時序
현장가편정문진렬%시종%전국시종선택완충기%전로시서
与ASIC(专用集成电路)的时钟电路相比,基于FPGA(现场可编程门阵列)的时钟电路有其自身的特点.FPGA一般提供专用时钟资源搭建时钟电路,相应的综合工具也能够自动使用这些资源,但是针对门控时钟和时钟分频电路,如果直接使用综合工具自动处理的结果,会造成较大的时钟偏差.通过合理使用DCM(数字时钟管理单元)和BUFGMUX(全局时钟选择缓冲器)等FPGA的特殊资源,手动搭建时钟电路,可以尽可能地减少时钟偏差对电路时序的影响.
與ASIC(專用集成電路)的時鐘電路相比,基于FPGA(現場可編程門陣列)的時鐘電路有其自身的特點.FPGA一般提供專用時鐘資源搭建時鐘電路,相應的綜閤工具也能夠自動使用這些資源,但是針對門控時鐘和時鐘分頻電路,如果直接使用綜閤工具自動處理的結果,會造成較大的時鐘偏差.通過閤理使用DCM(數字時鐘管理單元)和BUFGMUX(全跼時鐘選擇緩遲器)等FPGA的特殊資源,手動搭建時鐘電路,可以儘可能地減少時鐘偏差對電路時序的影響.
여ASIC(전용집성전로)적시종전로상비,기우FPGA(현장가편정문진렬)적시종전로유기자신적특점.FPGA일반제공전용시종자원탑건시종전로,상응적종합공구야능구자동사용저사자원,단시침대문공시종화시종분빈전로,여과직접사용종합공구자동처리적결과,회조성교대적시종편차.통과합리사용DCM(수자시종관리단원)화BUFGMUX(전국시종선택완충기)등FPGA적특수자원,수동탑건시종전로,가이진가능지감소시종편차대전로시서적영향.