上海交通大学学报
上海交通大學學報
상해교통대학학보
JOURNAL OF SHANGHAI JIAOTONG UNIVERSITY
2004年
12期
2045-2047
,共3页
有限冲激响应滤波器%现场可编程门阵列%超高速集成电路%硬件描述语言%光纤陀螺%数字信号处理
有限遲激響應濾波器%現場可編程門陣列%超高速集成電路%硬件描述語言%光纖陀螺%數字信號處理
유한충격향응려파기%현장가편정문진렬%초고속집성전로%경건묘술어언%광섬타라%수자신호처리
提出了采用现场可编程门阵列(FPGA)器件实现有限冲激响应(FIR)数字滤波器的方案,并以一个8阶低通FIR数字滤波器的实现为例,设计并完成软硬件仿真与验证.结果表明,电路工作正确可靠,能满足设计要求.
提齣瞭採用現場可編程門陣列(FPGA)器件實現有限遲激響應(FIR)數字濾波器的方案,併以一箇8階低通FIR數字濾波器的實現為例,設計併完成軟硬件倣真與驗證.結果錶明,電路工作正確可靠,能滿足設計要求.
제출료채용현장가편정문진렬(FPGA)기건실현유한충격향응(FIR)수자려파기적방안,병이일개8계저통FIR수자려파기적실현위례,설계병완성연경건방진여험증.결과표명,전로공작정학가고,능만족설계요구.