电子与信息学报
電子與信息學報
전자여신식학보
JOURNAL OF ELECTRONICS & INFORMATION TECHNOLOGY
2004年
8期
1325-1331
,共7页
电流型CMOS电路%阈运算%并联开关%多值逻辑
電流型CMOS電路%閾運算%併聯開關%多值邏輯
전류형CMOS전로%역운산%병련개관%다치라집
该文提出了一种电流型CMOS电路的并联开关结构,使得电流型CMOS电路能在较低的电源电压下工作,因而可以实现电路的低功耗设计,同时在相同的电源电压下,采用并联开关结构的电路比相应的串联开关电路具有更快的速度.PSPICE模拟证明了采用并联开关结构设计的电路能在较低的电源电压下工作,并具有较小的电路延时.
該文提齣瞭一種電流型CMOS電路的併聯開關結構,使得電流型CMOS電路能在較低的電源電壓下工作,因而可以實現電路的低功耗設計,同時在相同的電源電壓下,採用併聯開關結構的電路比相應的串聯開關電路具有更快的速度.PSPICE模擬證明瞭採用併聯開關結構設計的電路能在較低的電源電壓下工作,併具有較小的電路延時.
해문제출료일충전류형CMOS전로적병련개관결구,사득전류형CMOS전로능재교저적전원전압하공작,인이가이실현전로적저공모설계,동시재상동적전원전압하,채용병련개관결구적전로비상응적천련개관전로구유경쾌적속도.PSPICE모의증명료채용병련개관결구설계적전로능재교저적전원전압하공작,병구유교소적전로연시.