北京大学学报(自然科学版)
北京大學學報(自然科學版)
북경대학학보(자연과학판)
ACTA SCIENTIARUM NATURALIUM UNIVERSITATIS PEKINENSIS
2008年
1期
44-48
,共5页
H.264/AVC%VLSI%帧内预测
H.264/AVC%VLSI%幀內預測
H.264/AVC%VLSI%정내예측
提出了一种帧内预测电路的实现方法,在舍弃了平面预测模式情况下,通过多路选择器选择不同加法路径,和大量共用加法器,以较小代价实现了帧内预测所有剩余的预测模式.在基于SMIC CMOS 0.18μm 最坏工艺条件下,电路规模仅为 4000 门,关键路径延迟为 5.7 ns.
提齣瞭一種幀內預測電路的實現方法,在捨棄瞭平麵預測模式情況下,通過多路選擇器選擇不同加法路徑,和大量共用加法器,以較小代價實現瞭幀內預測所有剩餘的預測模式.在基于SMIC CMOS 0.18μm 最壞工藝條件下,電路規模僅為 4000 門,關鍵路徑延遲為 5.7 ns.
제출료일충정내예측전로적실현방법,재사기료평면예측모식정황하,통과다로선택기선택불동가법로경,화대량공용가법기,이교소대개실현료정내예측소유잉여적예측모식.재기우SMIC CMOS 0.18μm 최배공예조건하,전로규모부위 4000 문,관건로경연지위 5.7 ns.