世界科技研究与发展
世界科技研究與髮展
세계과기연구여발전
WORLD SCI-TECH R & D
2010年
4期
437-439
,共3页
数据采集%FPGA%PCI%FIFO
數據採集%FPGA%PCI%FIFO
수거채집%FPGA%PCI%FIFO
针对数据采集系统中单片机控制速度慢且数据传输速率受限的问题,构建了基于FPGA和PCI的高速数据采集系统.系统由信号处理单元、AD转换单元、FPGA单元和数据存储单元组成.FPGA既是控制器,控制FLASH并产生AD转换器所需要的逻辑,又是PCI目标设备,实现了与计算机的数据通讯.通过Quartus II功能和时序仿真,满足了数据采集的高速性和数据传输的高效性.
針對數據採集繫統中單片機控製速度慢且數據傳輸速率受限的問題,構建瞭基于FPGA和PCI的高速數據採集繫統.繫統由信號處理單元、AD轉換單元、FPGA單元和數據存儲單元組成.FPGA既是控製器,控製FLASH併產生AD轉換器所需要的邏輯,又是PCI目標設備,實現瞭與計算機的數據通訊.通過Quartus II功能和時序倣真,滿足瞭數據採集的高速性和數據傳輸的高效性.
침대수거채집계통중단편궤공제속도만차수거전수속솔수한적문제,구건료기우FPGA화PCI적고속수거채집계통.계통유신호처리단원、AD전환단원、FPGA단원화수거존저단원조성.FPGA기시공제기,공제FLASH병산생AD전환기소수요적라집,우시PCI목표설비,실현료여계산궤적수거통신.통과Quartus II공능화시서방진,만족료수거채집적고속성화수거전수적고효성.