国外电子元器件
國外電子元器件
국외전자원기건
INTERNATIONAL ELECTRONIC ELEMENTS
2008年
12期
35-36
,共2页
编码器%差错%控制/解码器%多路复用%现场可编程门阵列
編碼器%差錯%控製/解碼器%多路複用%現場可編程門陣列
편마기%차착%공제/해마기%다로복용%현장가편정문진렬
采用多路复用流水线的思想,设计基于FPGA仿真测试的RS编解码的改进IBM算法,使用Verilog硬件编程语言实现,进一步提高RS编解码器的运行速度及纠错能力,扩大应用范围.系统设计的时序仿真表明解码器8路复用后的数据率高达116.65 b/s,最大纠错能力为7字节/204字节,达到良好效果.
採用多路複用流水線的思想,設計基于FPGA倣真測試的RS編解碼的改進IBM算法,使用Verilog硬件編程語言實現,進一步提高RS編解碼器的運行速度及糾錯能力,擴大應用範圍.繫統設計的時序倣真錶明解碼器8路複用後的數據率高達116.65 b/s,最大糾錯能力為7字節/204字節,達到良好效果.
채용다로복용류수선적사상,설계기우FPGA방진측시적RS편해마적개진IBM산법,사용Verilog경건편정어언실현,진일보제고RS편해마기적운행속도급규착능력,확대응용범위.계통설계적시서방진표명해마기8로복용후적수거솔고체116.65 b/s,최대규착능력위7자절/204자절,체도량호효과.