微电子学
微電子學
미전자학
MICROELECTRONICS
2002年
5期
335-339
,共5页
程旭%陈诚%徐栋麟%任俊彦%许俊
程旭%陳誠%徐棟麟%任俊彥%許俊
정욱%진성%서동린%임준언%허준
电源自适应%Rail-to-Rail%CMOS%运算放大器%模拟集成电路
電源自適應%Rail-to-Rail%CMOS%運算放大器%模擬集成電路
전원자괄응%Rail-to-Rail%CMOS%운산방대기%모의집성전로
基于CSMC 0.6 μm标准CMOS工艺,实现了一种电源自适应Rail-to-Rail CMOS运算放大器,其输入级从原理上变"被动地"适应低电压为"主动地"要求低电压.当外部电源电压在2.1V到3.2 V变化时,内部电源电压稳定在1.68 V,最大偏差为5.4%.这样,内部电源电压自适应地稳定在"相交条件",实现了输入级的跨导Gm为常数:在整个共模(CM)电压变化范围内,输入级跨导的最大变化为9%.Rail-to-rail输出级用两个折叠网格和AB类反馈控制结构实现,使输出级的最低电源电压降到Vgs+2Vds,并使输出静态电流最小.
基于CSMC 0.6 μm標準CMOS工藝,實現瞭一種電源自適應Rail-to-Rail CMOS運算放大器,其輸入級從原理上變"被動地"適應低電壓為"主動地"要求低電壓.噹外部電源電壓在2.1V到3.2 V變化時,內部電源電壓穩定在1.68 V,最大偏差為5.4%.這樣,內部電源電壓自適應地穩定在"相交條件",實現瞭輸入級的跨導Gm為常數:在整箇共模(CM)電壓變化範圍內,輸入級跨導的最大變化為9%.Rail-to-rail輸齣級用兩箇摺疊網格和AB類反饋控製結構實現,使輸齣級的最低電源電壓降到Vgs+2Vds,併使輸齣靜態電流最小.
기우CSMC 0.6 μm표준CMOS공예,실현료일충전원자괄응Rail-to-Rail CMOS운산방대기,기수입급종원리상변"피동지"괄응저전압위"주동지"요구저전압.당외부전원전압재2.1V도3.2 V변화시,내부전원전압은정재1.68 V,최대편차위5.4%.저양,내부전원전압자괄응지은정재"상교조건",실현료수입급적과도Gm위상수:재정개공모(CM)전압변화범위내,수입급과도적최대변화위9%.Rail-to-rail수출급용량개절첩망격화AB류반궤공제결구실현,사수출급적최저전원전압강도Vgs+2Vds,병사수출정태전류최소.