武汉理工大学学报(交通科学与工程版)
武漢理工大學學報(交通科學與工程版)
무한리공대학학보(교통과학여공정판)
JOURNAL OF WUHAN UNIVERSITY OF TECHNOLOGY (TRANSPORTATION SCIENCE & ENGINEERING)
2002年
3期
341-343,360
,共4页
TMS320C30%多处理器系统%并行处理%声纳模拟器
TMS320C30%多處理器繫統%併行處理%聲納模擬器
TMS320C30%다처리기계통%병행처리%성납모의기
介绍了用于某型声纳模拟器的并行多处理器系统,该系统以TMS320C30为基本处理单元,具有较强的并行处理能力.文中给出了系统的硬件结构设计和软件开发方法,并给出了与其他多DSP系统的比较结果,证明了系统具有性价比高、开发周期短等优点.
介紹瞭用于某型聲納模擬器的併行多處理器繫統,該繫統以TMS320C30為基本處理單元,具有較彊的併行處理能力.文中給齣瞭繫統的硬件結構設計和軟件開髮方法,併給齣瞭與其他多DSP繫統的比較結果,證明瞭繫統具有性價比高、開髮週期短等優點.
개소료용우모형성납모의기적병행다처리기계통,해계통이TMS320C30위기본처리단원,구유교강적병행처리능력.문중급출료계통적경건결구설계화연건개발방법,병급출료여기타다DSP계통적비교결과,증명료계통구유성개비고、개발주기단등우점.