计算机应用
計算機應用
계산궤응용
COMPUTER APPLICATION
2011年
2期
533-536
,共4页
李飞%曾以成%安超群%余云霞
李飛%曾以成%安超群%餘雲霞
리비%증이성%안초군%여운하
FIR滤波器%MA型分布式算法%多相分解%流水线%现场可编程门阵列
FIR濾波器%MA型分佈式算法%多相分解%流水線%現場可編程門陣列
FIR려파기%MA형분포식산법%다상분해%류수선%현장가편정문진렬
针对利用现有分布式算法在FPGA上实现高阶FIR滤波器时,存在资源消耗量过大和运行速度慢等问题,提出一种新型高阶FIR滤波器的FPGA实现方法.首先综合采用多相分解结构、流水线等技术对高阶FIR滤波器进行降阶处理,然后采用提出的基于二输入开关和加法器对的分布式算法结构(MA型DA结构)实现降阶后的FIR滤波器.利用ISE10.1在Xilinx Xc2vp30-7ff896 FPGA开发板上实现了一系列8阶到256阶的串行和并行结构FIR滤波器.实验结果表明.该方法有效地减少了系统的资源消耗,提高了系统的时序性能.
針對利用現有分佈式算法在FPGA上實現高階FIR濾波器時,存在資源消耗量過大和運行速度慢等問題,提齣一種新型高階FIR濾波器的FPGA實現方法.首先綜閤採用多相分解結構、流水線等技術對高階FIR濾波器進行降階處理,然後採用提齣的基于二輸入開關和加法器對的分佈式算法結構(MA型DA結構)實現降階後的FIR濾波器.利用ISE10.1在Xilinx Xc2vp30-7ff896 FPGA開髮闆上實現瞭一繫列8階到256階的串行和併行結構FIR濾波器.實驗結果錶明.該方法有效地減少瞭繫統的資源消耗,提高瞭繫統的時序性能.
침대이용현유분포식산법재FPGA상실현고계FIR려파기시,존재자원소모량과대화운행속도만등문제,제출일충신형고계FIR려파기적FPGA실현방법.수선종합채용다상분해결구、류수선등기술대고계FIR려파기진행강계처리,연후채용제출적기우이수입개관화가법기대적분포식산법결구(MA형DA결구)실현강계후적FIR려파기.이용ISE10.1재Xilinx Xc2vp30-7ff896 FPGA개발판상실현료일계렬8계도256계적천행화병행결구FIR려파기.실험결과표명.해방법유효지감소료계통적자원소모,제고료계통적시서성능.