计算机技术与发展
計算機技術與髮展
계산궤기술여발전
COMPUTER TECHNOLOGY AND DEVELOPMENT
2012年
6期
217-220
,共4页
肖积涛%马幼鸣%周鸣争%周明龙
肖積濤%馬幼鳴%週鳴爭%週明龍
초적도%마유명%주명쟁%주명룡
FPGA%DDRⅡ SDRAM%PCI总线%数据采集系统
FPGA%DDRⅡ SDRAM%PCI總線%數據採集繫統
FPGA%DDRⅡ SDRAM%PCI총선%수거채집계통
为了解决高速数据采集过程中的数据量大、实时性、传输速率等问题,提出了一种基于FPGA的高速数据采集系统的实现方案.该方案以FPGA作为主控芯片,实现模拟信号通道的可控、A/D转换控制、DDRⅡ SDRAM数据缓存、PCI总线数据的传输四个主要功能,系统采用Verilog HDL语言,通过Quartus Ⅱ6.0软件编程来实现IP核的控制,从而实现多个ADC08B200芯片进行数据采集,通过DDRⅡ SDRAM进行数据缓存,将数据通过PCI总线传输到PC机.系统经过PC机的测试软件,能够很好地完成高速数据采集系统的任务要求.
為瞭解決高速數據採集過程中的數據量大、實時性、傳輸速率等問題,提齣瞭一種基于FPGA的高速數據採集繫統的實現方案.該方案以FPGA作為主控芯片,實現模擬信號通道的可控、A/D轉換控製、DDRⅡ SDRAM數據緩存、PCI總線數據的傳輸四箇主要功能,繫統採用Verilog HDL語言,通過Quartus Ⅱ6.0軟件編程來實現IP覈的控製,從而實現多箇ADC08B200芯片進行數據採集,通過DDRⅡ SDRAM進行數據緩存,將數據通過PCI總線傳輸到PC機.繫統經過PC機的測試軟件,能夠很好地完成高速數據採集繫統的任務要求.
위료해결고속수거채집과정중적수거량대、실시성、전수속솔등문제,제출료일충기우FPGA적고속수거채집계통적실현방안.해방안이FPGA작위주공심편,실현모의신호통도적가공、A/D전환공제、DDRⅡ SDRAM수거완존、PCI총선수거적전수사개주요공능,계통채용Verilog HDL어언,통과Quartus Ⅱ6.0연건편정래실현IP핵적공제,종이실현다개ADC08B200심편진행수거채집,통과DDRⅡ SDRAM진행수거완존,장수거통과PCI총선전수도PC궤.계통경과PC궤적측시연건,능구흔호지완성고속수거채집계통적임무요구.