大众科技
大衆科技
대음과기
DAZHONG KEJI
2008年
10期
18-19,14
,共3页
FIR数字滤波器%窗函数%分布式算法%流水线
FIR數字濾波器%窗函數%分佈式算法%流水線
FIR수자려파기%창함수%분포식산법%류수선
提出了一种基于现场可编程门阵列器件FPGA并利用窗函数法实现一个16阶线性FIR数字滤波器的设计方法.对于在FPGA中实现FIR滤波器的关键部分--乘加运算,该设计主要采用了将乘加运算转化为查找表的并行分布式算法,与传统串行算法相比,这种方法可极大地减少硬件电路的规模,提高电路的执行速度并且充分利用了FPGA丰富的查表资源.从时域上对基带信号可直接进行成形,因此其实现的滤波器性能优于用DSP和传统方法实现的滤波器,特点是算量较小、精度高,更适用于实时系统.
提齣瞭一種基于現場可編程門陣列器件FPGA併利用窗函數法實現一箇16階線性FIR數字濾波器的設計方法.對于在FPGA中實現FIR濾波器的關鍵部分--乘加運算,該設計主要採用瞭將乘加運算轉化為查找錶的併行分佈式算法,與傳統串行算法相比,這種方法可極大地減少硬件電路的規模,提高電路的執行速度併且充分利用瞭FPGA豐富的查錶資源.從時域上對基帶信號可直接進行成形,因此其實現的濾波器性能優于用DSP和傳統方法實現的濾波器,特點是算量較小、精度高,更適用于實時繫統.
제출료일충기우현장가편정문진렬기건FPGA병이용창함수법실현일개16계선성FIR수자려파기적설계방법.대우재FPGA중실현FIR려파기적관건부분--승가운산,해설계주요채용료장승가운산전화위사조표적병행분포식산법,여전통천행산법상비,저충방법가겁대지감소경건전로적규모,제고전로적집행속도병차충분이용료FPGA봉부적사표자원.종시역상대기대신호가직접진행성형,인차기실현적려파기성능우우용DSP화전통방법실현적려파기,특점시산량교소、정도고,경괄용우실시계통.