职大学报
職大學報
직대학보
JOURNAL OF THE STAFF AND WORKER'S UNIVERSITY
2006年
2期
27-28
,共2页
ADSP21160%并行处理%高速电路设计%信号完整性
ADSP21160%併行處理%高速電路設計%信號完整性
ADSP21160%병행처리%고속전로설계%신호완정성
介绍利用 4片 ADSP21160处理器设计的雷达高速并行信号处理板.整板的峰值运算能力达 2400MFLOPS,处理板间可以通过链接口及 VME总线接口进行通信,板间数据吞吐量达 1280Mbytes/s,基于该信号处理板易于构成完整的高性能并行信号处理系统.该板运用高速电路设计方法来设计电路,进行信号完整性分析和仿真,保证了设计的质量.
介紹利用 4片 ADSP21160處理器設計的雷達高速併行信號處理闆.整闆的峰值運算能力達 2400MFLOPS,處理闆間可以通過鏈接口及 VME總線接口進行通信,闆間數據吞吐量達 1280Mbytes/s,基于該信號處理闆易于構成完整的高性能併行信號處理繫統.該闆運用高速電路設計方法來設計電路,進行信號完整性分析和倣真,保證瞭設計的質量.
개소이용 4편 ADSP21160처리기설계적뢰체고속병행신호처리판.정판적봉치운산능력체 2400MFLOPS,처리판간가이통과련접구급 VME총선접구진행통신,판간수거탄토량체 1280Mbytes/s,기우해신호처리판역우구성완정적고성능병행신호처리계통.해판운용고속전로설계방법래설계전로,진행신호완정성분석화방진,보증료설계적질량.