计算机与数字工程
計算機與數字工程
계산궤여수자공정
COMPUTER & DIGITAL ENGINEERING
2008年
12期
67-69,91
,共4页
DDS%FPGA%相位杂散
DDS%FPGA%相位雜散
DDS%FPGA%상위잡산
在分析直接数字频率合成(Direct Digital Frequency Synthesis,DDS)原理后,提出一种适合目前主流可编程逻辑器件(Field Programmable Gate Array,FPGA)和高速数模转换器(DAC)实现的架构,具备资源占用少,速度快,实现简单,精度高,杂散抑制好等优点,同时给出在FPGA上实现结果.
在分析直接數字頻率閤成(Direct Digital Frequency Synthesis,DDS)原理後,提齣一種適閤目前主流可編程邏輯器件(Field Programmable Gate Array,FPGA)和高速數模轉換器(DAC)實現的架構,具備資源佔用少,速度快,實現簡單,精度高,雜散抑製好等優點,同時給齣在FPGA上實現結果.
재분석직접수자빈솔합성(Direct Digital Frequency Synthesis,DDS)원리후,제출일충괄합목전주류가편정라집기건(Field Programmable Gate Array,FPGA)화고속수모전환기(DAC)실현적가구,구비자원점용소,속도쾌,실현간단,정도고,잡산억제호등우점,동시급출재FPGA상실현결과.