工业控制计算机
工業控製計算機
공업공제계산궤
INDUSTRY CONTROL COMPUTER
2008年
10期
79-81
,共3页
林宁%郭灿新%黄成军%邹依依%江秀臣
林寧%郭燦新%黃成軍%鄒依依%江秀臣
림저%곽찬신%황성군%추의의%강수신
FPGA%局部放电%窄带干扰%DSP Builder%Simulink
FPGA%跼部放電%窄帶榦擾%DSP Builder%Simulink
FPGA%국부방전%착대간우%DSP Builder%Simulink
为了抑制现场局部放电中混杂的窄带干扰,提高局部放电脉冲的识别率,满足高速采样中信号实时处理的要求,介绍一种基于FPGA的嵌入式局部放电窄带干扰抑制的实现方法.根据局部放电信号和窄带干扰信号在频域上的不同特点,自适应设定窄带信号判定阈值并对其进行识别和滤除.使用DSP Builder和Simulink等工具构建算法模型,对混叠了多种窄带干扰和白噪声的局部放电信号进行处理,并把算法模型转化为可以综合的硬件描述语言.文章最后比较了在Simulink和Quartus Ⅱ两种不同仿真环境下的结果,验证了使用DSP Builder等设计开发FPGA算法的可行性.
為瞭抑製現場跼部放電中混雜的窄帶榦擾,提高跼部放電脈遲的識彆率,滿足高速採樣中信號實時處理的要求,介紹一種基于FPGA的嵌入式跼部放電窄帶榦擾抑製的實現方法.根據跼部放電信號和窄帶榦擾信號在頻域上的不同特點,自適應設定窄帶信號判定閾值併對其進行識彆和濾除.使用DSP Builder和Simulink等工具構建算法模型,對混疊瞭多種窄帶榦擾和白譟聲的跼部放電信號進行處理,併把算法模型轉化為可以綜閤的硬件描述語言.文章最後比較瞭在Simulink和Quartus Ⅱ兩種不同倣真環境下的結果,驗證瞭使用DSP Builder等設計開髮FPGA算法的可行性.
위료억제현장국부방전중혼잡적착대간우,제고국부방전맥충적식별솔,만족고속채양중신호실시처리적요구,개소일충기우FPGA적감입식국부방전착대간우억제적실현방법.근거국부방전신호화착대간우신호재빈역상적불동특점,자괄응설정착대신호판정역치병대기진행식별화려제.사용DSP Builder화Simulink등공구구건산법모형,대혼첩료다충착대간우화백조성적국부방전신호진행처리,병파산법모형전화위가이종합적경건묘술어언.문장최후비교료재Simulink화Quartus Ⅱ량충불동방진배경하적결과,험증료사용DSP Builder등설계개발FPGA산법적가행성.