电子与信息学报
電子與信息學報
전자여신식학보
JOURNAL OF ELECTRONICS & INFORMATION TECHNOLOGY
2006年
10期
1778-1781
,共4页
李菊%陈禾%金俊坤%吴嗣亮
李菊%陳禾%金俊坤%吳嗣亮
리국%진화%금준곤%오사량
快速傅里叶变换%伪码快速捕获%现场可编程门阵列%块浮点算法
快速傅裏葉變換%偽碼快速捕穫%現場可編程門陣列%塊浮點算法
쾌속부리협변환%위마쾌속포획%현장가편정문진렬%괴부점산법
该文提出两种基于FFT的伪码快速捕获方案,一种是基于分数倍采样率转换器的快捕方案;另一种是基于抽取器的快捕方案.两种伪码快捕电路均利用设计复用技术使硬件规模大幅减少;采用并行设计使系统的运算速度大大提高;采用块浮点算法以提高动态范围和运算精度.两种快捕电路均由一块FPGA实现.仿真和测试结果表明,基于分数倍采样率转换器的快捕电路与基于抽取器的快捕电路相比,占用的硬件资源较大,但是捕获精度更高.
該文提齣兩種基于FFT的偽碼快速捕穫方案,一種是基于分數倍採樣率轉換器的快捕方案;另一種是基于抽取器的快捕方案.兩種偽碼快捕電路均利用設計複用技術使硬件規模大幅減少;採用併行設計使繫統的運算速度大大提高;採用塊浮點算法以提高動態範圍和運算精度.兩種快捕電路均由一塊FPGA實現.倣真和測試結果錶明,基于分數倍採樣率轉換器的快捕電路與基于抽取器的快捕電路相比,佔用的硬件資源較大,但是捕穫精度更高.
해문제출량충기우FFT적위마쾌속포획방안,일충시기우분수배채양솔전환기적쾌포방안;령일충시기우추취기적쾌포방안.량충위마쾌포전로균이용설계복용기술사경건규모대폭감소;채용병행설계사계통적운산속도대대제고;채용괴부점산법이제고동태범위화운산정도.량충쾌포전로균유일괴FPGA실현.방진화측시결과표명,기우분수배채양솔전환기적쾌포전로여기우추취기적쾌포전로상비,점용적경건자원교대,단시포획정도경고.