大众科技
大衆科技
대음과기
DAZHONG KEJI
2007年
11期
58-59
,共2页
码分多址%同步%实验系统%仿真
碼分多阯%同步%實驗繫統%倣真
마분다지%동보%실험계통%방진
在MAX+plusⅡ平台上采用图形设计和硬件描述语言设计方式,设计了CDMA同步实验系统的电路.编译仿真后下载到一片FPGA芯片上,形成在线可编程嵌入式系统.整个电路集成在一片FPGA芯片上,不仅集成度高、功耗小、可靠性好、调试维护方便,而且形成了实验系统的技术内核.
在MAX+plusⅡ平檯上採用圖形設計和硬件描述語言設計方式,設計瞭CDMA同步實驗繫統的電路.編譯倣真後下載到一片FPGA芯片上,形成在線可編程嵌入式繫統.整箇電路集成在一片FPGA芯片上,不僅集成度高、功耗小、可靠性好、調試維護方便,而且形成瞭實驗繫統的技術內覈.
재MAX+plusⅡ평태상채용도형설계화경건묘술어언설계방식,설계료CDMA동보실험계통적전로.편역방진후하재도일편FPGA심편상,형성재선가편정감입식계통.정개전로집성재일편FPGA심편상,불부집성도고、공모소、가고성호、조시유호방편,이차형성료실험계통적기술내핵.