现代电子技术
現代電子技術
현대전자기술
MODERN ELECTRONICS TECHNIQUE
2012年
4期
166-168,172
,共4页
高速运算放大器%全差分%折叠式共源共栅%共模反馈
高速運算放大器%全差分%摺疊式共源共柵%共模反饋
고속운산방대기%전차분%절첩식공원공책%공모반궤
设计了一种基于流水线模/数转换系统应用的低压高速CMOS全差分运算放大器.该运放采用了折叠式共源共栅放大结构与一种新型连续时间共模反馈电路相结合以达到高速度及较好的稳定性.设计基于SMIC0.25μmCMOS标准工艺模型,在Cadence环境下对电路进行了Spectre仿真.在2.5V单电源电压下,驱动0.5pF负载时,开环增益为71.1dB,单位增益带宽为303MHz,相位裕度为52°,转换速率高达368.7V/μs,建立时间为12.4ns.
設計瞭一種基于流水線模/數轉換繫統應用的低壓高速CMOS全差分運算放大器.該運放採用瞭摺疊式共源共柵放大結構與一種新型連續時間共模反饋電路相結閤以達到高速度及較好的穩定性.設計基于SMIC0.25μmCMOS標準工藝模型,在Cadence環境下對電路進行瞭Spectre倣真.在2.5V單電源電壓下,驅動0.5pF負載時,開環增益為71.1dB,單位增益帶寬為303MHz,相位裕度為52°,轉換速率高達368.7V/μs,建立時間為12.4ns.
설계료일충기우류수선모/수전환계통응용적저압고속CMOS전차분운산방대기.해운방채용료절첩식공원공책방대결구여일충신형련속시간공모반궤전로상결합이체도고속도급교호적은정성.설계기우SMIC0.25μmCMOS표준공예모형,재Cadence배경하대전로진행료Spectre방진.재2.5V단전원전압하,구동0.5pF부재시,개배증익위71.1dB,단위증익대관위303MHz,상위유도위52°,전환속솔고체368.7V/μs,건립시간위12.4ns.