中国铁道科学
中國鐵道科學
중국철도과학
CHINA RAILWAY SCIENCE
2012年
1期
133-138
,共6页
变流器%控制系统%数据通信%MCU芯片%DSP芯片%FPGA芯片
變流器%控製繫統%數據通信%MCU芯片%DSP芯片%FPGA芯片
변류기%공제계통%수거통신%MCU심편%DSP심편%FPGA심편
针对变流器数字控制系统的DSP,MCU和FPGA芯片需要快速、可靠地完成一定数据量通信的要求,基于FPGA的IP软核实现双口RAM力法,研究适用于MCU,DSP和FPGA芯片间的数据通信技术.首先利用Altera公司提供的FPGA开发环境Quartus中的MegaWizard进行配置,实现1个双口RAM模块;基于该模块,依次设计单向三口RAM模块、双向三口RAM模块以及双向三口RAM模块与MCU和DSP芯片的接口部分,并将带有与MCU和DSP芯片接口的双向三口RAM模块封装成1个用户可以直接使用的顶层模块.对该顶层模块进行编译的结果表明:该技术可以可靠、经济和方便地实现变流器数字控制系统中MCU,DSP和FPGA芯片间的数据通信.
針對變流器數字控製繫統的DSP,MCU和FPGA芯片需要快速、可靠地完成一定數據量通信的要求,基于FPGA的IP軟覈實現雙口RAM力法,研究適用于MCU,DSP和FPGA芯片間的數據通信技術.首先利用Altera公司提供的FPGA開髮環境Quartus中的MegaWizard進行配置,實現1箇雙口RAM模塊;基于該模塊,依次設計單嚮三口RAM模塊、雙嚮三口RAM模塊以及雙嚮三口RAM模塊與MCU和DSP芯片的接口部分,併將帶有與MCU和DSP芯片接口的雙嚮三口RAM模塊封裝成1箇用戶可以直接使用的頂層模塊.對該頂層模塊進行編譯的結果錶明:該技術可以可靠、經濟和方便地實現變流器數字控製繫統中MCU,DSP和FPGA芯片間的數據通信.
침대변류기수자공제계통적DSP,MCU화FPGA심편수요쾌속、가고지완성일정수거량통신적요구,기우FPGA적IP연핵실현쌍구RAM역법,연구괄용우MCU,DSP화FPGA심편간적수거통신기술.수선이용Altera공사제공적FPGA개발배경Quartus중적MegaWizard진행배치,실현1개쌍구RAM모괴;기우해모괴,의차설계단향삼구RAM모괴、쌍향삼구RAM모괴이급쌍향삼구RAM모괴여MCU화DSP심편적접구부분,병장대유여MCU화DSP심편접구적쌍향삼구RAM모괴봉장성1개용호가이직접사용적정층모괴.대해정층모괴진행편역적결과표명:해기술가이가고、경제화방편지실현변류기수자공제계통중MCU,DSP화FPGA심편간적수거통신.