计算机工程
計算機工程
계산궤공정
COMPUTER ENGINEERING
2011年
11期
242-244
,共3页
现场可编程门阵列%精简指令集计算机处理器%流水线相关性%算术逻辑单元
現場可編程門陣列%精簡指令集計算機處理器%流水線相關性%算術邏輯單元
현장가편정문진렬%정간지령집계산궤처리기%류수선상관성%산술라집단원
基于现场可编程门阵列(FPGA)平台,设计嵌入式精简指令集计算机(RISC)中央处理器(CPU).参考无内部互锁流水级微处理器(MIPS)指令集制定原则设计CPU指令集,通过分析指令处理过程构建嵌入式CPU的5级流水线,结合数据前推技术和软件编译方法解决流水线相关性问题,并实现CPU的算术逻辑单元、控制单元、指令cache等关键模块设计.验证结果表明,该嵌入式RISC CPU的速度和稳定性均达到设计要求.
基于現場可編程門陣列(FPGA)平檯,設計嵌入式精簡指令集計算機(RISC)中央處理器(CPU).參攷無內部互鎖流水級微處理器(MIPS)指令集製定原則設計CPU指令集,通過分析指令處理過程構建嵌入式CPU的5級流水線,結閤數據前推技術和軟件編譯方法解決流水線相關性問題,併實現CPU的算術邏輯單元、控製單元、指令cache等關鍵模塊設計.驗證結果錶明,該嵌入式RISC CPU的速度和穩定性均達到設計要求.
기우현장가편정문진렬(FPGA)평태,설계감입식정간지령집계산궤(RISC)중앙처리기(CPU).삼고무내부호쇄류수급미처리기(MIPS)지령집제정원칙설계CPU지령집,통과분석지령처리과정구건감입식CPU적5급류수선,결합수거전추기술화연건편역방법해결류수선상관성문제,병실현CPU적산술라집단원、공제단원、지령cache등관건모괴설계.험증결과표명,해감입식RISC CPU적속도화은정성균체도설계요구.