电子技术应用
電子技術應用
전자기술응용
APPLICATION OF ELECTRONIC TECHNIQUE
2008年
2期
45-47,51
,共4页
刘小卫%周剑扬%黄云鹰%刘旻焘
劉小衛%週劍颺%黃雲鷹%劉旻燾
류소위%주검양%황운응%류민도
JPEG%FPGA%解码器%IDCT
JPEG%FPGA%解碼器%IDCT
JPEG%FPGA%해마기%IDCT
为满足SoC中JPEG静止图像实时解压缩要求,在完成JPEG解码器C语言建模的基础上,采用自顶向下的设计方法,完成了JPEG Baseline解码器设计,并在FPGA开发板上验证了设计结果.该设计与ACTEL、4I2I等公司的IP核相比具有相近的解压缩速度,能满足实时解码要求.
為滿足SoC中JPEG靜止圖像實時解壓縮要求,在完成JPEG解碼器C語言建模的基礎上,採用自頂嚮下的設計方法,完成瞭JPEG Baseline解碼器設計,併在FPGA開髮闆上驗證瞭設計結果.該設計與ACTEL、4I2I等公司的IP覈相比具有相近的解壓縮速度,能滿足實時解碼要求.
위만족SoC중JPEG정지도상실시해압축요구,재완성JPEG해마기C어언건모적기출상,채용자정향하적설계방법,완성료JPEG Baseline해마기설계,병재FPGA개발판상험증료설계결과.해설계여ACTEL、4I2I등공사적IP핵상비구유상근적해압축속도,능만족실시해마요구.