电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2010年
10期
164-168
,共5页
任意波形发生器%现场可编程逻辑器件%数字频率合成计%加法器
任意波形髮生器%現場可編程邏輯器件%數字頻率閤成計%加法器
임의파형발생기%현장가편정라집기건%수자빈솔합성계%가법기
运用DDS原理,进行任意波形发生器的设计,使得任意波形发生器兼顾DDS的优点.设计中通过实现DDS模块与单片机接口的控制部分将频率控制字由单片输入到输入寄存器模块,由相位累加器模块对输入频率控制字进行累加运算,输出作为双口RAM的读地址线,读数据线上即输出了波形幅度量化数据.其中双口RAM的内容由单片机进行更新,从而实现任意波形的发生.本设计中的相位累加器采用了8级流水线结构借助前5级的超前进位的方法,使得编译的最高工作频率由317.97 MHz提高到336.7 MHz,实现了任意波形的发生,节约了成本,提高了开发周期,具有可行性.
運用DDS原理,進行任意波形髮生器的設計,使得任意波形髮生器兼顧DDS的優點.設計中通過實現DDS模塊與單片機接口的控製部分將頻率控製字由單片輸入到輸入寄存器模塊,由相位纍加器模塊對輸入頻率控製字進行纍加運算,輸齣作為雙口RAM的讀地阯線,讀數據線上即輸齣瞭波形幅度量化數據.其中雙口RAM的內容由單片機進行更新,從而實現任意波形的髮生.本設計中的相位纍加器採用瞭8級流水線結構藉助前5級的超前進位的方法,使得編譯的最高工作頻率由317.97 MHz提高到336.7 MHz,實現瞭任意波形的髮生,節約瞭成本,提高瞭開髮週期,具有可行性.
운용DDS원리,진행임의파형발생기적설계,사득임의파형발생기겸고DDS적우점.설계중통과실현DDS모괴여단편궤접구적공제부분장빈솔공제자유단편수입도수입기존기모괴,유상위루가기모괴대수입빈솔공제자진행루가운산,수출작위쌍구RAM적독지지선,독수거선상즉수출료파형폭도양화수거.기중쌍구RAM적내용유단편궤진행경신,종이실현임의파형적발생.본설계중적상위루가기채용료8급류수선결구차조전5급적초전진위적방법,사득편역적최고공작빈솔유317.97 MHz제고도336.7 MHz,실현료임의파형적발생,절약료성본,제고료개발주기,구유가행성.