科技通报
科技通報
과기통보
BULLETIN OF SCIENCE AND TECHNOLOGY
2010年
5期
641-646
,共6页
刘剑文%刘士荣%吴秋轩%周国成
劉劍文%劉士榮%吳鞦軒%週國成
류검문%류사영%오추헌%주국성
现场可编程门阵列(FPGA)%数字积分法(DDA)%连续插补器
現場可編程門陣列(FPGA)%數字積分法(DDA)%連續插補器
현장가편정문진렬(FPGA)%수자적분법(DDA)%련속삽보기
本文主要讨论了基于大规模可编程器件FPGA的一种连续捕补器的设计与实现.该插补器采用数字积分法设计,它不仅集成了圆弧插补功能和直线插补功能,还可以稳定执行两轴的直线插补与圆弧捅补交替进行的连续插补.基于FPGA的硬件实现既释放了上位机资源,又提高了DDA插补算法的速度与精度.利用VHDL语言编程和QuartusⅡ软件编译仿真,验证了它的可行性与有效性.
本文主要討論瞭基于大規模可編程器件FPGA的一種連續捕補器的設計與實現.該插補器採用數字積分法設計,它不僅集成瞭圓弧插補功能和直線插補功能,還可以穩定執行兩軸的直線插補與圓弧捅補交替進行的連續插補.基于FPGA的硬件實現既釋放瞭上位機資源,又提高瞭DDA插補算法的速度與精度.利用VHDL語言編程和QuartusⅡ軟件編譯倣真,驗證瞭它的可行性與有效性.
본문주요토론료기우대규모가편정기건FPGA적일충련속포보기적설계여실현.해삽보기채용수자적분법설계,타불부집성료원호삽보공능화직선삽보공능,환가이은정집행량축적직선삽보여원호통보교체진행적련속삽보.기우FPGA적경건실현기석방료상위궤자원,우제고료DDA삽보산법적속도여정도.이용VHDL어언편정화QuartusⅡ연건편역방진,험증료타적가행성여유효성.