清华大学学报(自然科学版)
清華大學學報(自然科學版)
청화대학학보(자연과학판)
JOURNAL OF TSINGHUA UNIVERSITY SCIENCE AND TECHNOLOGY
2007年
1期
84-87
,共4页
协同仿真%协同设计%嵌入式系统
協同倣真%協同設計%嵌入式繫統
협동방진%협동설계%감입식계통
为解决软硬件协同仿真问题,提出了基于SystemC和汇编级TA(time annotation)的方法.SCP(source code parser)将目标嵌入式软件的汇编源代码翻译为带有执行时间信息的汇编级软件模型,以此仿真目标处理器和软件的行为.将此种模型和SystemC相结合以协同仿真嵌入式系统可以在精确度和速度间取得合理折衷.实验结果表明:单处理器仿真器的速度可以超过目标处理器30倍以上,而包括12个处理器的模型的速度仍然与典型ISS(instruction set simulator)相当.该方法是有效的嵌入式系统软硬件协同仿真方法.
為解決軟硬件協同倣真問題,提齣瞭基于SystemC和彙編級TA(time annotation)的方法.SCP(source code parser)將目標嵌入式軟件的彙編源代碼翻譯為帶有執行時間信息的彙編級軟件模型,以此倣真目標處理器和軟件的行為.將此種模型和SystemC相結閤以協同倣真嵌入式繫統可以在精確度和速度間取得閤理摺衷.實驗結果錶明:單處理器倣真器的速度可以超過目標處理器30倍以上,而包括12箇處理器的模型的速度仍然與典型ISS(instruction set simulator)相噹.該方法是有效的嵌入式繫統軟硬件協同倣真方法.
위해결연경건협동방진문제,제출료기우SystemC화회편급TA(time annotation)적방법.SCP(source code parser)장목표감입식연건적회편원대마번역위대유집행시간신식적회편급연건모형,이차방진목표처리기화연건적행위.장차충모형화SystemC상결합이협동방진감입식계통가이재정학도화속도간취득합리절충.실험결과표명:단처리기방진기적속도가이초과목표처리기30배이상,이포괄12개처리기적모형적속도잉연여전형ISS(instruction set simulator)상당.해방법시유효적감입식계통연경건협동방진방법.