电子质量
電子質量
전자질량
ELECTRONICS QUALITY
2011年
9期
29-31,48
,共4页
徐萍%左洪成%徐婷
徐萍%左洪成%徐婷
서평%좌홍성%서정
McBsP接口%FPGA%双FIFO%多速率匹配
McBsP接口%FPGA%雙FIFO%多速率匹配
McBsP접구%FPGA%쌍FIFO%다속솔필배
interface%FPGA%duaI-FIFOimultipte rate matching
该文提出了一种采用可编程逻辑器件FPGA模拟McBSP接口的方法,基于VerilogHDL语言设计实现了McBSP接口的基本功能。通过对输入数据在两块HFD进行乒乓缓存的方式可以满足不同数据率信号对固定速率McSSP接口的通信要求。硬件测试结果证明了设计的有效性和实用性。
該文提齣瞭一種採用可編程邏輯器件FPGA模擬McBSP接口的方法,基于VerilogHDL語言設計實現瞭McBSP接口的基本功能。通過對輸入數據在兩塊HFD進行乒乓緩存的方式可以滿足不同數據率信號對固定速率McSSP接口的通信要求。硬件測試結果證明瞭設計的有效性和實用性。
해문제출료일충채용가편정라집기건FPGA모의McBSP접구적방법,기우VerilogHDL어언설계실현료McBSP접구적기본공능。통과대수입수거재량괴HFD진행핑퐁완존적방식가이만족불동수거솔신호대고정속솔McSSP접구적통신요구。경건측시결과증명료설계적유효성화실용성。
A method of realizing McBSP interfaoe based on FPGA is proposed in this paper.The design introduces Verilog HDL to performin basic function of McBSP.It can meet the communication requirment to a fixed f, AcBSP interface for multiple data rate through ping-pong buffer strategy between two FIFO.The effectiveness and practicat applicabiflty of the design is validated by the proposed hardware test results.