测试技术学报
測試技術學報
측시기술학보
JOURNAL OF TEST AND MEASUREMENT TECHNOLOGY
2004年
z2期
11-14
,共4页
王国庆%张剑炜%赵强%原亮
王國慶%張劍煒%趙彊%原亮
왕국경%장검위%조강%원량
演化硬件%EHW%容错%三模冗余%表决%FPGA
縯化硬件%EHW%容錯%三模冗餘%錶決%FPGA
연화경건%EHW%용착%삼모용여%표결%FPGA
本文针对使用全等功能三模块冗余(TMR)技术实现容错设计问题,阐述了通过基于FPGA的演化电路设计,将演化硬件技术与容错技术结合,实现具有自重配、自恢复能力的容错表决机制的设计实现方法.
本文針對使用全等功能三模塊冗餘(TMR)技術實現容錯設計問題,闡述瞭通過基于FPGA的縯化電路設計,將縯化硬件技術與容錯技術結閤,實現具有自重配、自恢複能力的容錯錶決機製的設計實現方法.
본문침대사용전등공능삼모괴용여(TMR)기술실현용착설계문제,천술료통과기우FPGA적연화전로설계,장연화경건기술여용착기술결합,실현구유자중배、자회복능력적용착표결궤제적설계실현방법.