西安交通大学学报
西安交通大學學報
서안교통대학학보
JOURNAL OF XI'AN JIAOTONG UNIVERSITY
2005年
8期
880-884
,共5页
低功耗%确定性测试图形%内建自测试%状态机
低功耗%確定性測試圖形%內建自測試%狀態機
저공모%학정성측시도형%내건자측시%상태궤
为了以低的硬件开销自动生成高效率的确定型测试图形,提出一种新型的内建自测试(BIST)方法.先对原型设计用自动测试图形工具生成长度短、故障覆盖率高的确定性测试图形,然后对生成的图形排序以取得低功耗测试序列,再选择状态机优化和综合方案,最后自动生成BIST电路描述.由于结合了确定性测试和伪随机测试的优点,该方法具有低功耗、长度短、故障覆盖率高、测试图形自动生成等特色,特别适于CMOS组合逻辑电路的测试.基于ISCAS85 Benchmark的实验结果表明,所设计的BIST电路在硬件开销、速度、测试功耗等方面均优于传统的伪随机测试电路,测试时间显著减少.
為瞭以低的硬件開銷自動生成高效率的確定型測試圖形,提齣一種新型的內建自測試(BIST)方法.先對原型設計用自動測試圖形工具生成長度短、故障覆蓋率高的確定性測試圖形,然後對生成的圖形排序以取得低功耗測試序列,再選擇狀態機優化和綜閤方案,最後自動生成BIST電路描述.由于結閤瞭確定性測試和偽隨機測試的優點,該方法具有低功耗、長度短、故障覆蓋率高、測試圖形自動生成等特色,特彆適于CMOS組閤邏輯電路的測試.基于ISCAS85 Benchmark的實驗結果錶明,所設計的BIST電路在硬件開銷、速度、測試功耗等方麵均優于傳統的偽隨機測試電路,測試時間顯著減少.
위료이저적경건개소자동생성고효솔적학정형측시도형,제출일충신형적내건자측시(BIST)방법.선대원형설계용자동측시도형공구생성장도단、고장복개솔고적학정성측시도형,연후대생성적도형배서이취득저공모측시서렬,재선택상태궤우화화종합방안,최후자동생성BIST전로묘술.유우결합료학정성측시화위수궤측시적우점,해방법구유저공모、장도단、고장복개솔고、측시도형자동생성등특색,특별괄우CMOS조합라집전로적측시.기우ISCAS85 Benchmark적실험결과표명,소설계적BIST전로재경건개소、속도、측시공모등방면균우우전통적위수궤측시전로,측시시간현저감소.