电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2011年
20期
41-43
,共3页
朱彦青%董振旗%程绪建%王翔宇%李坤
硃彥青%董振旂%程緒建%王翔宇%李坤
주언청%동진기%정서건%왕상우%리곤
NIOS%Ⅱ%FPGA%矩阵开关%测试系统
NIOS%Ⅱ%FPGA%矩陣開關%測試繫統
NIOS%Ⅱ%FPGA%구진개관%측시계통
NIOS Ⅱ%FPGA%matrix switch%test system
提出了基于NIOSⅡ处理器的大规模矩阵开关的设计原理与实现方法,介绍了矩阵开关的特点和结构,重点论述了NIOSⅡ处理器和矩阵开关电路的设计。最后,说明了设计的矩阵开关在板级测试系统中的应用及其效果。
提齣瞭基于NIOSⅡ處理器的大規模矩陣開關的設計原理與實現方法,介紹瞭矩陣開關的特點和結構,重點論述瞭NIOSⅡ處理器和矩陣開關電路的設計。最後,說明瞭設計的矩陣開關在闆級測試繫統中的應用及其效果。
제출료기우NIOSⅡ처리기적대규모구진개관적설계원리여실현방법,개소료구진개관적특점화결구,중점논술료NIOSⅡ처리기화구진개관전로적설계。최후,설명료설계적구진개관재판급측시계통중적응용급기효과。
The design and the realization of massive matrix switch module based on NIOS Ⅱ , are introduced in this paper. It describes the peculiarity and structure of the matrix switch, and focuses on the design of the embedded CPU NIOS Ⅱ and the circuit of matrix switch. The application and effect that the matrix switch is used in a board-level test system, is given at last.