光电工程
光電工程
광전공정
OPTO-ELECTRONIC ENGINEERING
2011年
4期
135-140
,共6页
王明富%杨世洪%吴钦章%夏默
王明富%楊世洪%吳欽章%夏默
왕명부%양세홍%오흠장%하묵
CCD60%高压增益驱动信号%直接数字合成器(DDS)%FPGA
CCD60%高壓增益驅動信號%直接數字閤成器(DDS)%FPGA
CCD60%고압증익구동신호%직접수자합성기(DDS)%FPGA
为满足自适应光学系统波前传感器需要高帧频、高灵敏度的要求,针对E2V公司的高帧频、低照度EMCCD 芯片CCD60设计了外围驱动电路.系统采用FPGA作为主要的逻辑控制和时序信号发生器件,采用EL7156管脚驱动器将TTL电平转换为CCD60需要的驱动电平,并用DDS(直接数字合成器)产生正弦波通过高压放大模块来产生高压增益信号,实现电子增益控制.所设计的高压放大驱动信号可以通过软件实时调整电压幅度,能很好地控制增益电压,产生电子增益.该驱动电路已成功应用在CCD60高帧频,低照度成像系统中.
為滿足自適應光學繫統波前傳感器需要高幀頻、高靈敏度的要求,針對E2V公司的高幀頻、低照度EMCCD 芯片CCD60設計瞭外圍驅動電路.繫統採用FPGA作為主要的邏輯控製和時序信號髮生器件,採用EL7156管腳驅動器將TTL電平轉換為CCD60需要的驅動電平,併用DDS(直接數字閤成器)產生正絃波通過高壓放大模塊來產生高壓增益信號,實現電子增益控製.所設計的高壓放大驅動信號可以通過軟件實時調整電壓幅度,能很好地控製增益電壓,產生電子增益.該驅動電路已成功應用在CCD60高幀頻,低照度成像繫統中.
위만족자괄응광학계통파전전감기수요고정빈、고령민도적요구,침대E2V공사적고정빈、저조도EMCCD 심편CCD60설계료외위구동전로.계통채용FPGA작위주요적라집공제화시서신호발생기건,채용EL7156관각구동기장TTL전평전환위CCD60수요적구동전평,병용DDS(직접수자합성기)산생정현파통과고압방대모괴래산생고압증익신호,실현전자증익공제.소설계적고압방대구동신호가이통과연건실시조정전압폭도,능흔호지공제증익전압,산생전자증익.해구동전로이성공응용재CCD60고정빈,저조도성상계통중.