电脑开发与应用
電腦開髮與應用
전뇌개발여응용
COMPUTER DEVELOPMENT & APPLICATIONS
2012年
4期
21-23
,共3页
有限状态机%FSA乘法器%VHDL%Quartus
有限狀態機%FSA乘法器%VHDL%Quartus
유한상태궤%FSA승법기%VHDL%Quartus
鉴于有限状态机对于具有逻辑顺序和时序规律的事件能有清晰的描述,对传统乘法器设计进行改进.提出一种快速、低功耗的FSA乘法器设计.该设计使用VHDL语言进行实现,并在Quartus I上通过了仿真.仿真结果表明基于状态机的与基于逻辑电路的设计相比,在运算过程中产生的功耗以及运算速度上有较大的改善.
鑒于有限狀態機對于具有邏輯順序和時序規律的事件能有清晰的描述,對傳統乘法器設計進行改進.提齣一種快速、低功耗的FSA乘法器設計.該設計使用VHDL語言進行實現,併在Quartus I上通過瞭倣真.倣真結果錶明基于狀態機的與基于邏輯電路的設計相比,在運算過程中產生的功耗以及運算速度上有較大的改善.
감우유한상태궤대우구유라집순서화시서규률적사건능유청석적묘술,대전통승법기설계진행개진.제출일충쾌속、저공모적FSA승법기설계.해설계사용VHDL어언진행실현,병재Quartus I상통과료방진.방진결과표명기우상태궤적여기우라집전로적설계상비,재운산과정중산생적공모이급운산속도상유교대적개선.