电讯技术
電訊技術
전신기술
TELECOMMUNICATIONS ENGINEERING
2005年
6期
105-109
,共5页
雷达设备%信号处理器%FPGA%快速傅里叶变换%流水线%块浮点算法%设计
雷達設備%信號處理器%FPGA%快速傅裏葉變換%流水線%塊浮點算法%設計
뢰체설비%신호처리기%FPGA%쾌속부리협변환%류수선%괴부점산법%설계
用可编程门阵列(FPGA)实现了一个专用信号处理器,它以快速傅里叶变换(FFT)为核心工作单元,对四路零中频雷达回波依次进行去除直流分量、数据加窗、FFT、目标信号选大和相位参考信号检测等处理.各处理单元流水操作,保证了处理速度,提高了资源的利用效率.FFT算法为输入顺序输出位反序的DIT基2算法,采用递归结构实现,硬件共享设计节省了资源;同时,处理过程中采用块浮点算法,兼顾了定点的高速度与浮点的高精度;并对FFT结果进行了误差分析,给出了定点与块浮点两种算法时的均方误差上限.最后对整个设计进行了仿真验证,结果表明用FPGA实现专用信号处理器满足系统要求.
用可編程門陣列(FPGA)實現瞭一箇專用信號處理器,它以快速傅裏葉變換(FFT)為覈心工作單元,對四路零中頻雷達迴波依次進行去除直流分量、數據加窗、FFT、目標信號選大和相位參攷信號檢測等處理.各處理單元流水操作,保證瞭處理速度,提高瞭資源的利用效率.FFT算法為輸入順序輸齣位反序的DIT基2算法,採用遞歸結構實現,硬件共享設計節省瞭資源;同時,處理過程中採用塊浮點算法,兼顧瞭定點的高速度與浮點的高精度;併對FFT結果進行瞭誤差分析,給齣瞭定點與塊浮點兩種算法時的均方誤差上限.最後對整箇設計進行瞭倣真驗證,結果錶明用FPGA實現專用信號處理器滿足繫統要求.
용가편정문진렬(FPGA)실현료일개전용신호처리기,타이쾌속부리협변환(FFT)위핵심공작단원,대사로령중빈뢰체회파의차진행거제직류분량、수거가창、FFT、목표신호선대화상위삼고신호검측등처리.각처리단원류수조작,보증료처리속도,제고료자원적이용효솔.FFT산법위수입순서수출위반서적DIT기2산법,채용체귀결구실현,경건공향설계절성료자원;동시,처리과정중채용괴부점산법,겸고료정점적고속도여부점적고정도;병대FFT결과진행료오차분석,급출료정점여괴부점량충산법시적균방오차상한.최후대정개설계진행료방진험증,결과표명용FPGA실현전용신호처리기만족계통요구.