电子设计工程
電子設計工程
전자설계공정
ELECTRONIC DESIGN ENGINEERING
2012年
4期
27-30
,共4页
赵家松%周兵%严伟榆
趙傢鬆%週兵%嚴偉榆
조가송%주병%엄위유
电路设计%仿真%计数器%归零法%Multisim1O
電路設計%倣真%計數器%歸零法%Multisim1O
전로설계%방진%계수기%귀령법%Multisim1O
circuit design simulation counter reset zero method Multisim10
计数器是一种重要的时序逻辑电路,广泛应用于各类数字系统中。介绍以集成计数器74LSl61和74I.S160为基础.用归零法设计N进制计数器的原理与步骤。用此方法设计了3种36进制计数器,并用Multisiml0软件进行仿真。计算机仿真结果表明设计的计数器实现了36进制计数的功能。基于集成计数器的N进制计数器设计方法简单、可行.运用Multisim10进行电子电路设计和仿真具有省时、低成本、高效率的优越性。
計數器是一種重要的時序邏輯電路,廣汎應用于各類數字繫統中。介紹以集成計數器74LSl61和74I.S160為基礎.用歸零法設計N進製計數器的原理與步驟。用此方法設計瞭3種36進製計數器,併用Multisiml0軟件進行倣真。計算機倣真結果錶明設計的計數器實現瞭36進製計數的功能。基于集成計數器的N進製計數器設計方法簡單、可行.運用Multisim10進行電子電路設計和倣真具有省時、低成本、高效率的優越性。
계수기시일충중요적시서라집전로,엄범응용우각류수자계통중。개소이집성계수기74LSl61화74I.S160위기출.용귀령법설계N진제계수기적원리여보취。용차방법설계료3충36진제계수기,병용Multisiml0연건진행방진。계산궤방진결과표명설계적계수기실현료36진제계수적공능。기우집성계수기적N진제계수기설계방법간단、가행.운용Multisim10진행전자전로설계화방진구유성시、저성본、고효솔적우월성。
Counter is a kind of important sequential logic circuit model. It has been widely used in a variety of digital systems. A design method of modulo-N counter with integrated counter is presented. Three kinds of modulo-36 counter are designed and simulation by this method. The computer simulation results show that the design implements modulo-36 counter. The design method of modulo-N counter with integrated counter is simple and feasible. This design and simulation based on Multisiml0 has many advantages, such as time-saving, low in cost and efficient.