电力电子技术
電力電子技術
전력전자기술
POWER ELECTRONICS
2009年
6期
84-86
,共3页
脉宽调制器%分辨率%移相/数字抖动
脈寬調製器%分辨率%移相/數字抖動
맥관조제기%분변솔%이상/수자두동
数字脉宽调制器(Digital Pulse Width Modulator,简称DPWM)是数字控制开关电源的核心.在DPWM的实现中,存在DPWM分辨率与系统工作频率之间的矛盾.提出了一种新型混合高分辨率DPWM方法,该方法利用现场可编程门阵列(Field Programmable Gate Array,简称FPGA)中数字时钟管理(Digtal Clock Manager,简称DCM)的倍频及移相功能、高频计数比较模块及数字"抖动"方法,在系统硬件工作频率为32MHz,开关频率为1 MHz的条件下,实现了11位的DPWM分辨率.论述了各模块的原理及实现方法,并给出了基于Virtex-Ⅱ FPGA的仿真和实验结果.
數字脈寬調製器(Digital Pulse Width Modulator,簡稱DPWM)是數字控製開關電源的覈心.在DPWM的實現中,存在DPWM分辨率與繫統工作頻率之間的矛盾.提齣瞭一種新型混閤高分辨率DPWM方法,該方法利用現場可編程門陣列(Field Programmable Gate Array,簡稱FPGA)中數字時鐘管理(Digtal Clock Manager,簡稱DCM)的倍頻及移相功能、高頻計數比較模塊及數字"抖動"方法,在繫統硬件工作頻率為32MHz,開關頻率為1 MHz的條件下,實現瞭11位的DPWM分辨率.論述瞭各模塊的原理及實現方法,併給齣瞭基于Virtex-Ⅱ FPGA的倣真和實驗結果.
수자맥관조제기(Digital Pulse Width Modulator,간칭DPWM)시수자공제개관전원적핵심.재DPWM적실현중,존재DPWM분변솔여계통공작빈솔지간적모순.제출료일충신형혼합고분변솔DPWM방법,해방법이용현장가편정문진렬(Field Programmable Gate Array,간칭FPGA)중수자시종관리(Digtal Clock Manager,간칭DCM)적배빈급이상공능、고빈계수비교모괴급수자"두동"방법,재계통경건공작빈솔위32MHz,개관빈솔위1 MHz적조건하,실현료11위적DPWM분변솔.논술료각모괴적원리급실현방법,병급출료기우Virtex-Ⅱ FPGA적방진화실험결과.