商丘职业技术学院学报
商丘職業技術學院學報
상구직업기술학원학보
JOURNAL OF SHANGQIU VOCATIONAL AND TECHNICAL COLLEGE
2008年
5期
53-56
,共4页
高速串行接口%多相时钟发生电路%负反馈%数字化模拟电路设计
高速串行接口%多相時鐘髮生電路%負反饋%數字化模擬電路設計
고속천행접구%다상시종발생전로%부반궤%수자화모의전로설계
本文设计了一种新颖的单片集成、适用于高速串行通信接口接收端和数据恢复电路的等间距高精度五相时钟发生电路.基于负反馈动态调整原理和数字化的模拟电路设计技术,电路采用TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)的CMOS O.25um工艺设计和后仿真,实验结果表明:时钟发生电路可正确输出五相时钟,周期均为2.08 ns(频率480 Mbps);相互间隔O.416 ns,抖动为35 ps,锁定时间为1.8us,满足高速串行通信接口接收端和数据恢复电路对五相时钟的要求.
本文設計瞭一種新穎的單片集成、適用于高速串行通信接口接收耑和數據恢複電路的等間距高精度五相時鐘髮生電路.基于負反饋動態調整原理和數字化的模擬電路設計技術,電路採用TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)的CMOS O.25um工藝設計和後倣真,實驗結果錶明:時鐘髮生電路可正確輸齣五相時鐘,週期均為2.08 ns(頻率480 Mbps);相互間隔O.416 ns,抖動為35 ps,鎖定時間為1.8us,滿足高速串行通信接口接收耑和數據恢複電路對五相時鐘的要求.
본문설계료일충신영적단편집성、괄용우고속천행통신접구접수단화수거회복전로적등간거고정도오상시종발생전로.기우부반궤동태조정원리화수자화적모의전로설계기술,전로채용TSMC(Taiwan Semiconduc-tor Manufacturing Company Ltd)적CMOS O.25um공예설계화후방진,실험결과표명:시종발생전로가정학수출오상시종,주기균위2.08 ns(빈솔480 Mbps);상호간격O.416 ns,두동위35 ps,쇄정시간위1.8us,만족고속천행통신접구접수단화수거회복전로대오상시종적요구.